亚洲第五页-亚洲第成色999久久网站-亚洲第1页-亚洲大片在线观看-国产香蕉国产精品偷在线观看-国产香蕉成人综合精品视频

你的位置:首頁 > 測試測量 > 正文

網友求助:數據總線波形異常原因在哪?

發布時間:2015-05-12 責任編輯:sherry

【導讀】求助啊!請教下有經驗的各位,這個數據總線上的波形到底應該是什么樣的,我這個板子上第二條數據總線上掛著4個芯片,分別是一個SRAM,雙口ram,一塊FPGA和一塊DSP,到底是什么問題導致數據總線出問題。
 
先簡單介紹一下電路板,上面有兩條數據總線,分別用兩個DSP控制,兩個DSP通過雙口RAM通信。一條總線上掛著FPGA,一條掛著一個CPLD。
 
說說問題,就是發現用DSP給FPGA寫數,然后發到測試點看波形,發現本來寫0的數有的時候會讀成1。
 
開始以為是FPGA程序使用inout的口沒有釋放總線,就把FPGA的數據線配置成了輸入,相當于只能寫不能讀,仍然存在寫錯數的情況,而且沒有什么規律。
 
于是測量數據總線。有下面的圖。這里的程序是寫一次數再讀一次數。感覺這個明顯不對勁。
波形
后來又把FPGA沒有加載程序,單從雙口RAM里讀數據。有下面的波形。
波形
[page]
看起來好像跟FPGA沒有什么關系。后來我又測量了另外一條總線的波形如下圖
波形
這個看起來就比較正常。后來我懷疑是不是哪個芯片自帶上拉電阻,又把FPGA的輸出口配置上了下拉電阻有下面的波形。
波形
感覺像是DSP的IO口出了問題,因為這個板子上FPGA剛換上新的。
 
我記得只有一次不當使用,就是之前程序有句話寫錯了,只要不讀寫FPGA,FPGA就會把所有數據線拉低。不知道這樣會不會由于FPGA的驅動能力過強,將DSP的IO口燒壞。
 
所以請教下有經驗的各位,這個數據總線上的波形到底應該是什么樣的,我這個板子上第二條數據總線上掛著4個芯片,分別是一個SRAM,雙口ram,一塊FPGA和一塊DSP,到底是什么問題導致數據總線出問題。
 
還有一點就是,在這個板子上,就是通過數據線把這四個芯片連了起來,數據線上沒有任何串入的電阻和并入的電容,希望各位大蝦幫幫忙,困擾了挺久的時間了。
要采購測試點么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉

主站蜘蛛池模板: 亚洲国产精品久久精品成人| www.四虎| 欧美在线视频不卡| 国产一区二区三区视频| 寺岛志保| 国自产拍在线天天更新91| 欧洲黄色一级片| 欧美日韩中文字幕| 中文视频在线观看| 亚洲人成网站观看在线观看| 国产成人精品无缓存在线播放| 小仙女娇喘流白浆视频在线观看| 寺岛志保肥胖系列| 日韩 国产 欧美视频一区二区三区| 成人久久影院| 国产cao| 兜儿gif| 日本亲胸视频免费视频大全| 国产精品久久久久久久久免费| 国产成人www| 国产精品福利影院| 欧美在线视频不卡| 大美女久久久久久j久久| 国产一区日韩二区欧美三区| 欧美成a人免费观看久久| 亚洲国产精品一区二区第一页| www.亚洲一区| 亚洲天天看| 欧美高清在线精品一区二区不卡| 日韩一区在线播放| 99re6这里有精品热视频在线| 国产高清在线精品一区二区三区| 91精品在线免费观看| 神马九九| 久久这里只有精品免费看青草| 国产精品亚洲综合一区| 成人国产网站| 国产视频久久| 在线欧美日韩精品一区二区| 精品在线视频一区| 国产成人黄色|