亚洲第五页-亚洲第成色999久久网站-亚洲第1页-亚洲大片在线观看-国产香蕉国产精品偷在线观看-国产香蕉成人综合精品视频

你的位置:首頁 > 互連技術 > 正文

精簡控制結構的FPGA多重配置硬件電路設計

發布時間:2015-02-19 責任編輯:sherryyu

【導讀】當把多個功能復雜的程序集成到一個FPGA 上實現時,由于各個程序的數據通路及所占用的資源可能沖突,使得FPGA 控制模塊的結構臃腫,影響了整個系統工作效率。通過FPGA 的多重配置可以有效地精簡控制結構的設計,同時可以用邏輯資源較少的FPGA 器件實現需要很大資源才能實現的程序。
 
現代硬件設計規模逐漸增大,單個程序功能越來越復雜,當把多個功能復雜的程序集成到一個FPGA 上實現時,由于各個程序的數據通路及所占用的資源可能沖突,使得FPGA 控制模塊的結構臃腫,影響了整個系統工作效率。通過FPGA 的多重配置可以有效地精簡控制結構的設計,同時可以用邏輯資源較少的FPGA 器件實現需要很大資源才能實現的程序。以Virtex5系列開發板和配置存儲器SPIFLASH為基礎,從硬件電路和軟件設計兩個方面對多重配置進行分 析,給出了多重配置實現的具體步驟,對實現復雜硬件設計工程有一定的參考價值。
 
當FPGA 完成上電自動加載初始化的比特流后,可以通過觸發FPGA 內部的多重啟動事件使得FPGA 從外部配置存儲器(SPI FLASH)指定的地址自動下載一個新的比特流來重新配置。FPGA 的多重配置可以通過多種方式來實現。
電路原理
電路原理:多 重配置的硬件主要包括FPGA 板卡和貯存配置文件的FLASH芯片。FPGA 選用XILINX公司Virtex-5系列中的ML507,該產品針對FPGA 多重配置增加了專用的內部加載邏輯。FLASH芯片選用XILINX公司的SPI FLASH芯片M25P32,該芯片存貯空間為32 Mb,存貯文件的數量與文件大小以及所使用的FPGA 芯片有關。實現多重配置首先要將FPGA 和外部配置存儲器連接為從SPI FLASH加載配置文件的模式。
 
配置電路硬件連接框圖如圖1所示。在FPGA 配置模式中,M2,M1,M0為0,0,1,這種配置模式對應邊界掃描加上拉,FPGA 在這種模式下所有的I/O 只在配置期間有效。在配置完成后,不用的I/O 將被浮空M2,M1,M0 三個選擇開關對應于ML507 開發板上的SW3開關中的4,5,6位,在FPGA 上電之前將上述開關撥為0,0,1狀態。
 
要采購開關么,點這里了解一下價格!
特別推薦
技術文章更多>>
技術白皮書下載更多>>
熱門搜索
?

關閉

?

關閉

主站蜘蛛池模板: 99热在线国产| 91美女视频在线观看| 222.www免费观看| 日本高清中文| 国产精品污| 日本精品在线观看视频| 久久久久免费精品国产| jizz亚洲| 国产精品网站在线进入| 中文字幕乱偷乱码亚洲| 久久99爱视频| h片在线观看| 国产自线一二三四2021| 亚洲一区日韩一区欧美一区a| 久久成人网18网站| 青青草视频官网| 成人综合在线观看| 答错一题擦掉衣服的游戏| 丝袜高跟美脚国产1区| 欧美精品成人3d在线| 在线视频 亚洲| 久久久久久久99视频| 真实处破女网站| 成人免费一级片| 国产伦乱| 97视频免费观看2区| 91免费网站在线看入口黄| 免费a站| 成年视频网站免费观看| 国产午夜不卡| 口国产成人高清在线播放| 天天操网| 成人在线视频一区| 恋足漫画| 国产精品三级国语在线看| 在线亚洲精品视频| 中文字幕一区二区三区免费看| 玖玖国产精品| 草草影院私人免费入口| 日韩专区一区| 第四色播放器|